Вычислительный модуль мвс/с

МЦСТ сохранит архитектуру SPARC

Ранее, рассуждая о перспективах развития компании в обозримом будущем, заместитель гендиректора МЦСТ по маркетингу Константин Трушкин сообщил CNews о том, что компания не намерена отказываться от разработки архитектуры SPARC, альтернативной «Эльбрусам». На базе архитектуры SPARC, в частности, выполнены процессоры МЦСТ R-1000 и МЦСТ R-2000. Второй из этих чипов увидел свет в начале 2018 г. и предположительно будет востребован в телеком-оборудовании. В МЦСТ наработки на SPARC считают истинно своими, хотя и признают, что система команд в них лицензированная.


Архитектура SPARC (Scalable Processor Architecture — масштабируемая архитектура процессора) была разработана в середине 1980 гг. компанией Sun Microsystems, но спустя несколько лет ее спецификации стали общим достоянием. С 1989 г. развитием архитектуры занимается независимая некоммерческая организация SPARC International, продающая разработчикам лицензии на ее модификации.

SPARC была задумана как архитектура, сочетающая простоту набора команд и высокую скорость исполнения кода. В настоящий момент используется для процессоров, ориентированных на создание одноплатных встраиваемых ЭВМ и промышленных компьютеров.

В МЦСТ отмечают недостаток что ресурсов для развития обеих архитектур, однако намерены продолжать развитие линейки SPARC, поскольку на рынке эта архитектура востребована, у компании есть специалисты в области архитектуры SPARC, и имеются определенные успехи в этой области.

  • Короткая ссылка
  • Распечатать

История

Согласно информации с сайта компании, АО «МЦСТ» является правопреемником ТОО «Московский центр SPARC-технологий (МЦСТ)», которое возникло в марте 1992 года на базе коллектива, занимавшегося разработкой «Эльбрус-3» в Институте точной механики и вычислительной техники РАН им. С.А. Лебедева. По словам основателя и бывшего научного руководителя «Московского центра SPARC-технологий» Бориса Арташесовича Бабаяна, финансовую поддержку компании сначала оказывал Дэйв Дитцел (один из основателей Transmeta).

Позднее при участии Бориса Бабаяна были созданы еще несколько компаний: «Эльбрус 2000», «Эльбрус Интернейшнл», которые вместе образовывали компанию «Эльбрус МЦСТ». «Эльбрус 2000» создавался, по утверждению Бориса Бабаяна, просто как дистрибьютор, который торгует техникой и зарабатывает деньги. В «Эльбрус Интернейшнл» были сконцентрированы патенты, в частности на процессор E2K. Компания «Эльбрус МЦСТ» работала как по заказам зарубежных компаний (Sun, Transmeta), так и выполняла работы по заказам Правительства России.

В 2004 году в прессе появились сообщения от компании Intel, что компания пригласила несколько групп разработчиков из «Эльбрус МСЦТ», а также UniPro на работу в Intel, в том числе Бориса Бабаяна. При этом, несмотря на заявления Intel о заключении договора о покупке компаний МЦСТ и UniPro, сообщений об исполнении этого договора не появлялось, а обе компании заявили о продолжении работы в качестве независимых организаций:

Информация

Вычислительный модуль МПУ-СОМ выполнен в стандарте COM Express type 2 на базе процессора МЦСТ R1000 (1891ВМ6Я). Он предназначен для создания высокопроизводительных встраиваемых систем, терминалов, промышленных компьютеров.

Процессор по быстродействующему интерфейсу связан с контроллером периферийных интерфейсов (КПИ) 1991ВГ1Я. КПИ содержит ряд интерфейсов: 32-битный интерфейс PCI, интерфейс PCI-Express 1.0 х8, SATA 2.0 (4 канала). Для подключения низкоскоростных периферийных устройств в модуле предусмотрен интерфейс USB 2.0. Видеоинтерфейс поддерживает как стандартный VGA выход, так и интерфейс LVDS. Для работы модуля в сети предназначен контроллер Gigabit Ethernet.

Примененный графический контроллер SM718 (Silicon Motion) представляет собой мультимедийный дисплейный контроллер с интерфейсом PCI, интегрированной видеопамятью (32-разряда, 16 Мбайт) и функциями 2D-акселерации.

2D-ускоритель контроллера поддерживает front-end преобразования цветов с масштабированием 4:1 при сжатии и 1:8 при растяжении, блочные булевские операции, быстрые повороты на 90/180/270 градусов. При глубине цвета 8 бит на пиксел скорость работы ускорителя составляет 2400 Мпиксел/с.

Контроллер поддерживает два независимых дисплея с глубиной цвета 8/16/32-бит на пиксел. Цифровой (LCD) видеовыход поддерживает back-end преобразование из цветоразностной системы YUV в аддитивную цветовую систему RGB с масштабированием 4:1 и 1:212.

Все вышеперечисленные интерфейсы выведены на разъём COM-Express (тип 2), который стандартизирован для использования в несущих конструктивах («материнских платах») различных форм-факторов.

«Эльбрус» по открытой лицензии

Представленное МЦСТ руководство по программированию для платформы «Эльбрус» применимо с любой операционной системой на базе Linux. В него вошли материалы по адаптации имеющегося кода к «Эльбрусам» для корректной работы ПО, описание приемов компиляции программ, примеры ассемблера и отладки.

4-ядерный МЦСТ «Эльбрус-4C»

Документ содержит описание интерфейсов и внешних особенностей платформы, на которые необходимо обратить внимание в процессе портирования и изменения программ. В разделе с описанием техники оптимизации приводится анализ с рекомендациями по оценке эффективности тех или иных преобразований кода для повышения производительности ПО, в том числе, за счет распараллеливания исполняемого кода на уровне инструкций ассемблера

8-ядерный процессор МЦСТ «Эльбрус-8C»

Отдельные главы руководства посвящены описанию теоретических основ построения вычислительной платформы на микроархитектуре «Эльбрус», применению оптимизированных библиотек для использования эффективных алгоритмов и рекомендациям по оптимизации ПО с эмпирическими правилами для работы с производительностью в типовых ситуациях.

Для тех, кто планирует писать архитектурно-зависимый код, в руководстве представлен подробный справочный блок с детальным описанием интерфейсных программных соглашений и команд микропроцессора.

8-ядерный процессор МЦСТ «Эльбрус-8CВ»

В документации представлены описания и характеристики актуальных на сегодняшний день моделей микропроцессоров «Эльбрус», включая 4-ядерный «Эльбрус-4C», 8-ядерные «Эльбрус-8C» и «Эльбрус-8CB». Есть описание разницы исполнения команд скалярными и суперскалярными процессорами, с подробным разъяснением конвейеризации и параллельной группировки в процессе исполнения команд.

Пример работы конвейера вычислительного ядра «Эльбруса»

В описании архитектуры «Эльбрус» подробно описан принцип использования «очень длинных машинных команд» (VLIW), специфика применения компилятора процессора для анализа зависимостей и оптимизации порядка исполнения операций и другие отличия от «традиционных» процессоров с архитектурой RISC/CISC.

Сравнение исполнения кода OOOSS (out-of-order superscalar) и VLIW

Есть описание процесса распараллеливания вычислительного процесса по всему полю возможных вычислительных устройств в процессе компиляции, растолкованы особенности работы регистрового файла при распараллеливании инструкций, специфики спекулятивного и предикативного режима выполнения команд, асинхронного доступа к массивам и других определяющих свойств архитектуры «Эльбрусов», позволяющих добиться высокой энергоэффективности и производительности при задании явного параллелизма операций.

По данным портала ЗАЧЕСТНЫЙБИЗНЕСАКЦИОНЕРНОЕ ОБЩЕСТВО «МЦСТ»По данным портала ЗАЧЕСТНЫЙБИЗНЕС7736053886

О компании: АО «МЦСТ» ИНН 7736053886, ОГРН 1027739148469 зарегистрировано 08.01.1998 в регионе Москва по адресу: 119991, г Москва, проспект Ленинский, 51. Статус: Действующее. Размер Уставного Капитала 3 000 000,00 руб.

Руководителем организации является: Генеральный Директор — Ким Александр Киирович, ИНН . У организации 7 Учредителей. Основным направлением деятельности является «научные исследования и разработки в области естественных и технических наук прочие».


Рейтинг организации: Высокий  подробнее Должная осмотрительность (отчет) ?

Статус: ? Действующее

Дата регистрации: По данным портала ЗАЧЕСТНЫЙБИЗНЕС

? По данным портала ЗАЧЕСТНЫЙБИЗНЕС 08.01.1998

ОГРН  ?   1027739148469    присвоен: 04.09.2002
ИНН  ?   7736053886
КПП  ?   773601001
ОКПО  ?   16649702
ОКТМО  ?   45398000000

Реквизиты для договора  ?  …Скачать

Проверить блокировку cчетов  ?

Контактная информация ,913… Посмотреть ?

Отзывы об организации  ?: 0   Написать отзыв

Юридический адрес: ? По данным портала ЗАЧЕСТНЫЙБИЗНЕС 119991, г Москва, проспект Ленинский, 51 получен 04.09.2002 зарегистрировано по данному адресу: По данным портала ЗАЧЕСТНЫЙБИЗНЕС

По данным портала ЗАЧЕСТНЫЙБИЗНЕС Руководитель Юридического Лица ?По данным портала ЗАЧЕСТНЫЙБИЗНЕС Генеральный ДиректорПо данным портала ЗАЧЕСТНЫЙБИЗНЕС

Ким Александр Киирович

ИНН ?

По данным портала ЗАЧЕСТНЫЙБИЗНЕС

действует с По данным портала ЗАЧЕСТНЫЙБИЗНЕС 04.09.2002

Учредители ? () Уставный капитал: По данным портала ЗАЧЕСТНЫЙБИЗНЕС 3 000 000,00 руб.

По данным портала ЗАЧЕСТНЫЙБИЗНЕС

По данным портала ЗАЧЕСТНЫЙБИЗНЕС

ИНСТИТУТ ТОЧНОЙ МЕХАНИКИ И ВЫЧИСЛИТЕЛЬНОЙ ТЕХНИКИ По данным портала ЗАЧЕСТНЫЙБИЗНЕС 2 500,00руб., 04.09.2002 , ИНН

Семенихин Сергей Владимирович По данным портала ЗАЧЕСТНЫЙБИЗНЕС 1 300,00руб., 04.09.2002 , ИНН

Плоткин Арнольд Леонидович По данным портала ЗАЧЕСТНЫЙБИЗНЕС 1 300,00руб., 04.09.2002 , ИНН

Бабаян Борис Арташесович По данным портала ЗАЧЕСТНЫЙБИЗНЕС 1 300,00руб., 04.09.2002 , ИНН

Ким Александр Киирович По данным портала ЗАЧЕСТНЫЙБИЗНЕС 1 300,00руб., 04.09.2002 , ИНН

Держатель реестра:По данным портала ЗАЧЕСТНЫЙБИЗНЕС ОБЩЕСТВО С ОГРАНИЧЕННОЙ ОТВЕТСТВЕННОСТЬЮ «МОСКОВСКИЙ ФОНДОВЫЙ ЦЕНТР», По данным портала ЗАЧЕСТНЫЙБИЗНЕС 7708822233

Основной вид деятельности: ?По данным портала ЗАЧЕСТНЫЙБИЗНЕС 72.19 научные исследования и разработки в области естественных и технических наук прочие

Дополнительные виды деятельности:

Единый Реестр Проверок (Ген. Прокуратуры РФ) ?

Реестр недобросовестных поставщиков: ? По данным портала ЗАЧЕСТНЫЙБИЗНЕС

не числится.

Лицензии:  ?По данным портала ЗАЧЕСТНЫЙБИЗНЕС

Налоговый орган ? По данным портала ЗАЧЕСТНЫЙБИЗНЕС Инспекция Федеральной Налоговой Службы № 36 По Г.москве Дата постановки на учет: По данным портала ЗАЧЕСТНЫЙБИЗНЕС 20.07.2017

Регистрация во внебюджетных фондах

Фонд Рег. номер Дата регистрации
ПФР  ?   087705001327 По данным портала ЗАЧЕСТНЫЙБИЗНЕС 12.08.1992
ФСС  ?   772700685277271 По данным портала ЗАЧЕСТНЫЙБИЗНЕС 20.02.1996

Коды статистики

ОКАТО  ?   45293558000
ОКОГУ  ?   4210014
ОКОПФ  ?   12267
ОКФС  ?   41

Финансовая отчетность АО «МЦСТ» ?

 ?

Финансовый анализ отчетности за 2019 год Коэффициент текущей ликвидности: 1.2 Коэффициент капитализации: 4.6 Рентабельность продаж (ROS): 0.4 Подробный анализ…

Основные показатели отчетности за 2019 год (по данным ФНС): Сумма доходов: — 1 244 560 000,00 руб.

Сумма расходов: — 771 927 000,00 руб.

В качестве Поставщика:

,

на сумму

В качестве Заказчика:

,

на сумму

По данным портала ЗАЧЕСТНЫЙБИЗНЕС

Судебные дела АО «МЦСТ» ?

найдено по ИНН: По данным портала ЗАЧЕСТНЫЙБИЗНЕС

Ответчик: По данным портала ЗАЧЕСТНЫЙБИЗНЕС

, на сумму: 226 746,00 руб.

Истец: По данным портала ЗАЧЕСТНЫЙБИЗНЕС

, на сумму: 3 506 590,00 руб.

найдено по наименованию (возможны совпадения): По данным портала ЗАЧЕСТНЫЙБИЗНЕС

По данным портала ЗАЧЕСТНЫЙБИЗНЕС

Исполнительные производства АО «МЦСТ» ?

найдено по наименованию и адресу (возможны совпадения): По данным портала ЗАЧЕСТНЫЙБИЗНЕС

Товарные знаки ?

Регистрационный номер: Номер заявки: 99708362 Дата государственной регистрации: 17.04.2001 Дата истечения срока действия исключительного права: 03.06.2019

По данным портала ЗАЧЕСТНЫЙБИЗНЕС

Лента изменений АО «МЦСТ» ?

Не является участником проекта ЗАЧЕСТНЫЙБИЗНЕС ?

История изменений в ЕГРЮЛ за 2002–2019 года

2019

  • 30.07.2019
  • ГРН 9197747811736
  • Код СПВЗ 13101
  • Код НО 7746 Межрайонная инспекция Федеральной налоговой службы № 46 по г. Москве

Представление лицензирующим органом сведений о предоставлении лицензии

  • 30.07.2019
  • ГРН 9197747811593
  • Код СПВЗ 13101
  • Код НО 7746 Межрайонная инспекция Федеральной налоговой службы № 46 по г. Москве

Представление лицензирующим органом сведений о предоставлении лицензии

2018

  • 07.04.2018
  • ГРН 6187747897408
  • Код СПВЗ 13801
  • Код НО 7746 Межрайонная инспекция Федеральной налоговой службы № 46 по г. Москве

Представление сведений о выдаче или замене документов, удостоверяющих личность гражданина Российской Федерации на территории Российской Федерации

2017

  • 20.07.2017
  • ГРН 8177747906856
  • Код СПВЗ 13200
  • Код НО 7746 Межрайонная инспекция Федеральной налоговой службы № 46 по г. Москве

Представление сведений об учете юридического лица в налоговом органе

2016

  • 18.09.2016
  • ГРН 9167748872458
  • Код СПВЗ 13400
  • Код НО 7746 Межрайонная инспекция Федеральной налоговой службы № 46 по г. Москве

Представление сведений о регистрации юридического лица в качестве страхователя в исполнительном органе Фонда социального страхования Российской Федерации

2015

  • 16.07.2015
  • ГРН 2157747996349
  • Код СПВЗ 12101
  • Код НО 7746 Межрайонная инспекция Федеральной налоговой службы № 46 по г. Москве

Государственная регистрация изменений, внесенных в учредительные документы юридического лица, связанных с внесением изменений в сведения о юридическом лице, содержащиеся в Едином государственном реестре юридических лиц, на основании заявления

Документы:

  • Р13001 заявление об изменениях, вносимых в учред.документы
  • Документ об оплате государственной пошлины от 10.06.2015
  • Устав ЮЛ в новой редакции
  • Решение о внесении изменений в учредительные документы
  • Доверенность
  • 15.07.2015
  • ГРН 2157747936564
  • Код СПВЗ 12201
  • Код НО 7746 Межрайонная инспекция Федеральной налоговой службы № 46 по г. Москве

Изменение сведений о юридическом лице, содержащихся в Едином государственном реестре юридических лиц

Документы:

Р14001 заявление об изм.сведений, не связанных с изм. учред.документов (п.2.1)

  • 23.06.2015
  • ГРН 2157747107813
  • Код СПВЗ 12201
  • Код НО 7746 Межрайонная инспекция Федеральной налоговой службы № 46 по г. Москве

Изменение сведений о юридическом лице, содержащихся в Едином государственном реестре юридических лиц

Документы:

Р14001 заявление об изм.сведений, не связанных с изм. учред.документов (п.2.1)

2014

  • 16.07.2014
  • ГРН 6147747538108
  • Код СПВЗ 13200
  • Код НО 7746 Межрайонная инспекция Федеральной налоговой службы № 46 по г. Москве

Представление сведений об учете юридического лица в налоговом органе

2010

  • 05.02.2010
  • ГРН 6107746775009
  • Код СПВЗ 13300
  • Код НО 7746 Межрайонная инспекция Федеральной налоговой службы № 46 по г. Москве

Представление сведений о регистрации юридического лица в качестве страхователя в территориальном органе Пенсионного фонда Российской Федерации

2009

  • 28.05.2009
  • ГРН 2097747396734
  • Код СПВЗ 13200
  • Код НО 7746 Межрайонная инспекция Федеральной налоговой службы № 46 по г. Москве

Представление сведений об учете юридического лица в налоговом органе

  • 19.04.2009
  • ГРН 9097746289038
  • Код СПВЗ 13200
  • Код НО 7746 Межрайонная инспекция Федеральной налоговой службы № 46 по г. Москве

Представление сведений об учете юридического лица в налоговом органе

2005

  • 19.05.2005
  • ГРН 2057736026346
  • Код СПВЗ 12101
  • Код НО 7736 Инспекция Федеральной налоговой службы №36 по г. Москве.

Государственная регистрация изменений, внесенных в учредительные документы юридического лица, связанных с внесением изменений в сведения о юридическом лице, содержащиеся в Едином государственном реестре юридических лиц, на основании заявления

Документы:

  • Р13001 заявление об изменениях, вносимых в учред.документы
  • Устав ЮЛ
  • Платежное поручение от 16.05.2005
  • Протокол от 05.04.2005

2004

  • 17.11.2004
  • ГРН 2047736022486
  • Код СПВЗ 12101
  • Код НО 7736 Инспекция Министерства Российской Федерации по налогам и сборам №36 по Юго-Западному административному округу г.Москвы

Государственная регистрация изменений, внесенных в учредительные документы юридического лица, связанных с внесением изменений в сведения о юридическом лице, содержащиеся в Едином государственном реестре юридических лиц, на основании заявления

Документы:

  • — от 09.11.2004
  • Платежное поручение от 15.11.2004
  • Протокол от 09.11.2004

2002

  • 04.09.2002
  • ГРН 1027739148469
  • Код СПВЗ 11101
  • Код НО 7739 Межрайонная инспекция Министерства Российской Федерации по налогам и сборам №39 по г. Москве

Внесение в Единый государственный реестр юридических лиц сведений о юридическом лице, зарегистрированном до 1 июля 2002 года

Состав

Сменными составными элементами панели являются:

Ячейка MPS 1 шт.
Модуль памяти DDR2 2GB KVR400D2D8R3/2G фирма Kingston 8 шт.
Модуль Ethernet 10/100 PCI 3C-905C фирма 3COM 1 шт.
Модуль графического контроллера PCI Rage Pro 16Mb фирма ATI Technologies 1 шт.
Звуковая карта PCI Crystal SemiconductorsCS4281-СQ фирма Chipset 1 шт.
Модуль SCSI-2 PCI AHA-2940 фирма Adaptec 1 шт.

Модули памяти DDR2устанавливаются в соединители socket DDR DIMM 240CKTS фирмы MOLEX (X12…X17, X19, X20). Модули PCI – в соединители socket PCI фирмы AMP (Х42, Х45, Х48, Х52).

Структурная схема системной панели ПЭ3М1

CPU – микропроцессор «Эльбрус»; SCU – системный контроллер; DCU – коммутатор данных; MC – контроллер памяти; I/O– системный контроллер ввода-вывода («северный мост»); SB – периферийный контроллер ввода-вывода («южный мост»); SUPER I/O – контроллер последовательно-параллельных интерфейсов и Floppy; I/O PIC – контроллер прерываний ввода-вывода; TL PIC – двойной локальный контроллер прерываний; ППЗУ Boot – загрузочное программируемое постоянное запоминающее устройство; ППЗУ BIOS – программируемое постоянное запоминающее устройство системного программного обеспечения.

Структурная схема центральной части ПЭ3М1

CPU – микропроцессор «Эльбрус»; DCU – коммутатор данных; AC – коммутатор адреса; MC – контроллер памяти; I/O – системный контроллер ввода/вывода («северный мост»); SCU – системный контроллер.

Коротко рассмотрим назначение основных элементов материнской платы ПЭ3М1.


Коммутатор адреса AC направляет заявки (адреса) от двух процессоров (CPU0 и CPU1) либо в контроллер памяти для доступа к секциям оперативной памяти DIMM, либо в «северный мост» для доступа к устройствам ввода-вывода. Кроме того, проверяет наличие копий данных, к которым идут обращения, в кэш-памяти процессоров и реализует протокол когерентности, т.е. поддержки соответствия состояний этих копий друг другу и содержимому памяти.

Системный контроллер ввода-вывода (В/В) I/O («северный мост») разделяет заявки, направленные к шинам LVDS и PCI. Кроме того, к функциям «северного моста» относятся:

  • формирование сигналов начальной установки системы;
  • организация «раскрутки» миниОС «Эльбрус»;
  • сбор прерываний и переадресация их процессорам (для этого в «северном мосте» размещены два локальных программируемых контроллера прерываний с расширенными возможностями TL PIC, по числу процессоров в системе);
  • организация обращений к внутренним регистрам Chipset.

Системный контроллер В/В со стороны центральной системы взаимодействует с адресным коммутатором AС и коммутатором данных DCU. Интерфейс с коммутатором AS служит для приёма и выдачи заявок на выполнение транзакций, интерфейс с коммутатором DS обслуживает приём/выдачу данных. Поддерживает интерфейс шины  PCI, соответствующий PCI Local Bus Specification, Revision 2.2 и интерфейс шины LVDS.

Коммутатор адреса и контроллер ввода/вывода располагаются в одной ПЛИС, образующей системный контроллер SCU. Аналогичное объединяются коммутаторы данных и соответствующие контроллеры памяти (МС).

Коммутатор данных DCU служит для передачи данных между центральными процессорами CPU0, CPU1, контроллерами памяти MC и «северным мостом».

Контроллер памяти MC, встроенный в адресный коммутатор, реализует адресный интерфейс с секциями накопителя, построенного на базе DIMM DDR SDRAM модулей.

Коммутатор данных DS связывает DIMM DDR SDRAM модули с процессорами и с «северным мостом». Все линии связи в процессорном модуле, за исключением связей DIMM DDR SDRAM модулей с коммутатором данных, однонаправленные.

В качестве периферийного контроллера ввода-вывода I/O SB («южного моста») используется покупной контроллер PIIX4, входящий в chipset 440GX фирмы Intel.

PCI (Peripheral Component Interconnect) local bus – шина соединения периферийных компонентов. Представляет собой 32-разрядную шину с тактовой частотой 33 МГц и пропускной способностью до 132 Мбайт/с.

LVDS (Low Voltage Differential Signals) – высокоскоростная шина ввода-вывода, состоящая из 24 однонаправленных дифференциальных пар, 12 из которых работают на приём, 12 на выдачу данных. Данная шина может работать на частоте до 655 МГц, что обеспечивает пропускную способность до 980 Мбайт/с в каждую сторону. Подключается эта шина через стандартный слот AGP.

Разработки

Вычислительные комплексы:

  • SPARC: Эльбрус-90микро (доступен в нескольких исполнениях)
  • ELBRUS: Эльбрус-3М1, КМ-4

Микропроцессоры VLIW/EPIC архитектуры ELBRUS (Е2К):

  • Эльбрус E2K (1891ВМ4Я, техпроцесс 0,13 мкм, 300 МГц, 50 млн транзисторов, до 23 инструкций за такт) 2007
  • Эльбрус-S (1891ВМ5Я, техпроцесс 90 нм, 500 МГц, 90 млн транзисторов, 190 мм²) 2010

Микропроцессоры архитектуры SPARC:

  • МЦСТ-R100 (техпроцесс 0,5 мкм, 100 МГц)
  • МЦСТ-R150 (1891ВМ1, техпроцесс 0,35 мкм, 150 МГц, 2.8 млн транзисторов, 100 мм²) 2001
  • МЦСТ-R500 (1891ВМ2, техпроцесс 0,13 мкм, 500 МГц, 4.9 млн транзисторов, 25 мм²) 2004
  • МЦСТ-R500S (1891ВМ3, техпроцесс 0,13 мкм, 2 ядра, 500 МГц, 45 млн транзисторов, 81 мм²) 2007

Прошли государственные испытания и рекомендован к серийному производству:

  • МЦСТ-R1000 (1891ВМ6Я, техпроцесс 90 нм, 4 ядра, 1 ГГц, 180 млн транзисторов, 128 мм²) Для использования в мобильных устройствах, встраиваемых системах и высокопроизводительных вычислительных комплексах.
  • Эльбрус-2С+ (1891ВМ7Я, техпроцесс 90 нм, 2 ядра + 4 DSP, 500 МГц, 368 млн транзисторов, 289 мм²) Для использования в системах цифровой обработки сигнала, такие как радары, анализаторы изображений и т. п.
  • Эльбрус-4С (1891ВМ8Я, техпроцесс 65 нм, 4 ядра, 800 МГц, 986 млн транзисторов, 380 мм²) Для использования в серверах, настольных компьютерах, встраиваемых вычислителях.
  • Эльбрус-8С (1891ВМ10Я, техпроцесс 28 нм, 8 ядер, 1300 МГц, 2.73 миллиарда транзисторов, 321 мм²) Для серверов и рабочих станций.
  • Эльбрус-8СВ (1891ВМ12АЯ, техпроцесс 28 нм, 3,5 миллиарда транзисторов, 8 ядер, 1500 МГц, 16Мб, DDR4-2400 ECC, 350 мм²)

Состав

Структурная схема системы на кристалле МЦСТ-R1000

Микросхема 1891ВМ6Я содержит (см. рисунок):

  • четыре процессорных ядра – CPU0…CPU3;
  • контроллер кэш-памяти второго уровня L2CacheControl;
  • общий кэш второго уровня L2Cache;
  • контроллер когерентности CC;
  • системный коммутатор SCom;
  • контроллер оперативной памяти MC;
  • контроллер канала ввода-вывода IOCC;
  • три контроллера каналов межсистемного обмена – ISCC0, ISCC1 и ISCC2.

Назначение основных функциональных модулей микропроцессора:

Процессорные ядра (CPU0…CPU3) реализуют 64-разрядную архитектуру SPARC v.9 и имеют суперскалярную организацию. Максимальный темп дешифрации команд в ядре – 2 команды за такт. Обмен с кэш-памятью второго уровня для каждого ядра процессора выполняется блоками по 32 байта и выполняется на рабочей частоте.

Кэш-память второго уровня (L2Cache) ёмкостью 2 Мбайт – общая для четырёх процессорных ядер. Организована в виде 8 колонок по 4096 строк, размер кэш-блока – 64 байта данных. Ассоциативность – 4, политика записи – write-back.

Контроллер когерентности (СС) обеспечивает согласованность данных в многопроцессорных системах и при операциях ввода-вывода.

Системный коммутатор (SCom) обеспечивает доступ в оперативную память процессорных ядер, контроллера IOCC и трёх контроллеров ISCC.

Контроллер памяти (MC) обеспечивает доступ к двум слотам оперативной памяти DDR2-800 с общим объёмом до 8 Гбайт. Обмен выполняется с темпом обмена до 6.4 Гбайт/с.

Контроллер канала ввода-вывода (IOCC) обеспечивает обмен с подсистемой ввода-вывода (контроллером «южного моста») или другими вычислительными комплексами.

Контроллеры каналов межсистемного обмена (ISCC0…ISCC2) обеспечивают связь с другими процессорами МЦСТ R1000. Каждый контроллер удалённого доступа имеет дуплексный байтовый LVDS-канал. Обмен выполняется по методу DDR на частоте 500 МГц. Суммарная пропускная способность контроллера – 4 Гбайт/с.

Различия между контроллерами IOCC и ISCC связаны в основном со спецификой пакетов данных и сигнальных сообщений, передаваемых в канале обмена. По каналу ввода-вывода выполняется передача данных для периферийных устройств (массивы данных или отдельные команды). По каналу межсистемного обмена осуществляется доступ в память к другим системам и от других систем на кристалле МЦСТ-R1000 в многопроцессорных системах с общей памятью.

Профиль

Основная деятельность компании сосредоточена в следующих областях компьютерных технологий:

  • исследование и разработка архитектуры микропроцессоров;
  • проектирование микропроцессоров на глубоко-субмикронных нормах, микропроцессорных наборов, систем памяти, контроллеров, включая разработку производственной документации для фабрик-изготовителей;
  • проектирование компьютеров (отказоустойчивые, многопроцессорные вычислительные комплексы) на базе микропроцессоров собственной разработки в различных классах (сервер, рабочая станция, персональный компьютер) и вариантах исполнения (стационарный, перебазируемый, встроенный, ноутбук);
  • проектирование компьютерных модулей и логических устройств;
  • проектирование высокоэффективных оптимизирующих компиляторов;
  • проектирование двоичных компиляторов;
  • развитие возможностей операционных систем, в том числе операционных систем реального времени;
  • создание, развитие возможностей и сопровождение операционных систем с интерфейсом Unix (POSIX).

Журнал «Вопросы радиоэлектроники серия ЭВТ»

Л.И. Ананьев, С.В. Семенихин «Методы реализации точной синхронизации времени в ОС «ЭЛЬБРУС»» (319,94 КБ)

И.В. Белянин, П.Ю. Петраков, В.М. Фельдман «Функциональная организация и аппаратура сетевого взаимодействия модулей в вычислительном кластере на базе микропроцессоров с архитектурой Эльбрус» (397,45 КБ)

И.Н. Бычков, А.С. Воробьев, Ю.С. Рябцев «Разработка таблицы выводов серверного процессора» (1,89 МБ)

В.С. Буренков «Анализ применимости формальных методов к верификации протоколов когерентности кэш-памяти масштабируемых систем» (294,71 КБ)

В.Н. Куцевол, А.Н. Мешков, М.П. Рыжов, П.В. Фролов «Метод верификации подсистемы прямого доступа периферийных устройств к оперативной памяти микропроцессоров семейства «Эльбрус»» (426,97 КБ)

А.С. Камкин, М.В. Петроченков «Метод построения тестового оракула для подсистемы памяти многоядерного микропроцессора на основе недетерминированной функциональной модели» (592,03 КБ)

А.С. Кожин, Ю.А. «Недбайло Оптимизация общего кэша третьего уровня микропроцессора «Эльбрус­8с»» (640,72 КБ)

Е.М. Кравцунов, М.С. Михайлов, С.В. Семенихин Использование прерываний системного контроля SCI для управления энергопотреблением микропроцессоров семейства «Эльбрус» (297,93 КБ)

Г.В. Кристовский, Ю.Л. Погребной, Ю.М. Потовин, С.А. Соин «Новый подход к физическому проектированию кэша первого уровня для микропроцессоров серии «Эльбрус»» (354,71 КБ)

Д.А. Петрыкин «Развитие гетерогенных вычислительных систем типа CPU-GPU» (630,84 КБ)

О.А. Четверина, П.А. Степанов, М.И., Нейман-заде «Автоматическая направленная оптимизация процедур» (625,47 КБ)

История

Согласно информации с сайта компании, АО «МЦСТ» является правопреемником ТОО «Московский центр SPARC-технологий (МЦСТ)», которое возникло в марте 1992 года на базе коллектива, занимавшегося разработкой «Эльбрус-3» в Институте точной механики и вычислительной техники РАН им. С.А. Лебедева. По словам основателя и бывшего научного руководителя «Московского центра SPARC-технологий» Бориса Арташесовича Бабаяна, финансовую поддержку компании сначала оказывал Дэйв Дитцел (один из основателей Transmeta).

Позднее при участии Бориса Бабаяна были созданы еще несколько компаний: «Эльбрус 2000», «Эльбрус Интернейшнл», которые вместе образовывали компанию «Эльбрус МЦСТ». «Эльбрус 2000» создавался, по утверждению Бориса Бабаяна, просто как дистрибьютор, который торгует техникой и зарабатывает деньги. В «Эльбрус Интернейшнл» были сконцентрированы патенты, в частности на процессор E2K. Компания «Эльбрус МЦСТ» работала как по заказам зарубежных компаний (Sun, Transmeta), так и выполняла работы по заказам Правительства России.

В 2004 году в прессе появились сообщения от компании Intel, что компания пригласила несколько групп разработчиков из «Эльбрус МСЦТ», а также UniPro на работу в Intel, в том числе Бориса Бабаяна. При этом, несмотря на заявления Intel о заключении договора о покупке компаний МЦСТ и UniPro, сообщений об исполнении этого договора не появлялось, а обе компании заявили о продолжении работы в качестве независимых организаций:


С этим читают